Sayısal devre teorisindeki sıralı mantık (SL), mevcut mantık durumlarını belirlemek için mantıksal durumların ve geçişlerin güncel ve geçmiş olaylarına dayanan devrelerin kuralları ve uygulamalarıdır. Birleşimsel mantık (CL), kurallar kümesi ve gerçek mantık seviyelerine dayanan devrelerin uygulanması hakkında bilmek, sıralı mantıktaki kilit noktaları ortaya koymaktadır. İkili hesaplama için mantık seviyeleri genellikle yüksek veya düşük anlamına gelir. Pozitif mantıkta, 1 yüksek ve 0 düşüktür. Mantık devreleri, bir veya daha fazla girişe ve genellikle sadece bir çıkışa sahip olan kapılardan oluşur.
Basit bir CL geçidi tampon ve invertör veya NOT geçidi olarak bilinir. Tampon çıkışı her zaman girişle aynıdır, ancak inverter çıkışı her zaman giriş değildir. CL'de kullanılan diğer kapılar AND geçidi, NAND geçidi ve NOR geçidi içerir. AND geçidi 1'i yalnızca her iki giriş 1 ise çıkarır. NAND geçidi ve NOR geçidi sırasıyla bir AND geçidi ve her biri çıkışında bir invertör bulunan bir OR geçididir.
Sıralı mantık, önceki çıkış seviyelerine ve geçerli giriş seviyelerine göre çıkış seviyelerini kilitleyen mandalları kullanır. Mandallar genellikle iki NAND veya NOR kapısı olan iki ortak kapı kullanılarak yapılır. Bu mandalların kapıları veya parmak arası terlikler, ortak kapının girişine geri beslenen kapı çıkışları tarafından iki durumdan birine kilitlenir. Girişlerin serbest girişlerindeki seviyelerin değiştirilmesiyle, mantık seviyesinin tersine çevrilmesi sağlanır. Sıralı mantık analizi, hem başlangıçtaki çıkış seviyelerini gözlemlemeyi hem de giriş seviyelerindeki değişime bağlı olarak çıkış seviyelerindeki değişimi gözlemlemeyi içerir.
İkili sayıcılarda, her ikili basamak (bit) mandalı için saat girişinde kenar algılama devresi vardır. Sayaçlar genellikle normal sayım için pozitif kenar algılayıcı kullanır. Örneğin, 8 bitlik bir sayaç, 8 bitlik mandallar kullanır.
Sıralı mantık, zaman uyumsuz (zaman uyumsuz) bir dijital sayaç üretmek için basamaklı bit mandalları kullanır. Daha az anlamlı bit (LSB) mandalından bir bit daha anlamlı biti (MSB) saatlemek için yapıldığında, zaman uyumsuz bir sayaç olarak bilinir. Eşzamansız olarak, mandallar birbirlerini biraz farklı zamanlarda saatlere ayırırken, senkronize (senkronize) mantık tüm mandalları aynı anda saatler. Eşzamansız sayaç, sayaçtaki bit sayısı ile çarpılan bir mandal dalgalanma gecikmesine eşit bir maksimum toplam dalgalanma gecikmesine sahip olacaktır. Eşitleme mantığında, bir dijital sayıcıdaki bit mandalları eşzamanlı olarak saatlidir, bu nedenle toplam dalgalanma gecikmesi, sayaçtaki herhangi bir sayıda bit için bir mandal dalgalanma gecikmesine eşittir.


