Skip to main content

Mi az a határolvasás?

A határolvasás egy módszer a nyomtatott áramköri táblák (PCB -k) összes összeköttetésének tesztelésére, a fizikai szondák helyett határolvassa cellák segítségével.Ez egy olyan standard, amelyet az elektronikus vállalatok széles körben alkalmaznak.A prototípus hibakeresése és a terméktervezés szintén részesülhet a határolási szkennelésekből.

Az 1980-as évek elején a PCB-k gyártói a áramköri tesztelőkre és a fizikai ágynemű-berendezőkre támaszkodtak az alkatrészek tesztelésére.Az egyre miniatürizált alkatrészek, az eszközök nagyobb sűrűsége, a többrétegű táblák és a felületre szerelt csomagolás megjelenésével egyre nehezebbé vált a PCB összes összekapcsolása.A áramköri tesztelés elengedhetetlen a gyártási hibák, például a nyitott és rövidzárlatok, valamint a sérült vagy hiányzó alkatrészek vizsgálatához.Szükséges lett egy másik módszertan kidolgozása a PCB -k tesztelésére anélkül, hogy fizikai hozzáférést igényelne a táblán lévő összes alkatrészhez.maga az eszköz.Ez a mérnökök csoportja létrehozta a határolvasás tesztelésének folyamatát az 1980 -as években.1990 -ben az IEEE STD -ként szabványosították.1149.1-1990.

Miközben a JTAG nem találta ki magát a koncepciót, szerepet játszottak abban, hogy az alapötletet nemzetközi szabványmá alakítsák.Jelenleg a határolvasás JTAG néven is ismert.Az IEEE STD felülvizsgálata.Az 1149.1 -et 1993 -ban vezették be, és ezt 1149.1a -nak hívták.Ez a konkrét felülvizsgálat bizonyos fejlesztésekből és pontosításokból állt.Később 1994-ben hozzáadtak egy kiegészítőt, amely leírja a határ-szkennelés leírási nyelvet (BSDL).Ezeket a nyilvántartásokat határolvasási regisztereknek nevezzük, és virtuális körmöknek tekinthetők.Használhatók a PCB összes összekapcsolása tesztelésére.A határolvasási nyilvántartások a fórumok összeszerelése során a leghatékonyabban sérült területek elején és végén találhatók.Ezt az összekapcsolási régiónak is nevezik.Az ilyen módon kapott adatokat összehasonlítják a várt eredményekkel, hogy a táblát hibákat teszteljék.Ez sokkal könnyebb módszer az alkatrészek tesztelésére a megfelelő kötés, a működési funkció és az igazítás szempontjából.A határolási vizsgálatokat kezdetben a termékek életciklusának termelési szakaszában használták fel, de az IEEE-1149.1 szabvány létrehozása miatt jelenleg a teljes termék életciklusában használják őket.

A határolvadások felhasználásának előnye a PCB -k tesztelésére az alacsonyabb berendezések költségei, amelyek felgyorsítják a fejlődést;rövid tesztidő;jobb teszt lefedettség;és magasabb termékminőség.Az elektronikai gyártók világszerte a határolási vizsgálatokra támaszkodnak a PCBS hatékony és olcsó tesztelésére.