Skip to main content

Τι είναι η διαδοχική λογική;

Η διαδοχική λογική (SL) στη θεωρία του ψηφιακού κυκλώματος είναι το σύνολο των κανόνων και των εφαρμογών κυκλωμάτων που βασίζονται στα τρέχοντα και παρελθόντα γεγονότα των λογικών καταστάσεων και των μεταβάσεων για τον προσδιορισμό των σημερινών λογικών καταστάσεων.Η γνώση της συνδυαστικής λογικής (CL), του συνόλου των κανόνων και της εφαρμογής των κυκλωμάτων που βασίζονται στα πραγματικά επίπεδα λογικής, αποκαλύπτει τα βασικά σημεία της διαδοχικής λογικής.Τα επίπεδα λογικής για δυαδική υπολογιστική συνήθως αναφέρονται σε υψηλά ή χαμηλά.Σε θετική λογική, το 1 είναι υψηλό και το 0 είναι χαμηλό.Τα λογικά κυκλώματα αποτελούνται από πύλες που μπορεί να έχουν μία ή περισσότερες εισόδους και συνήθως μόνο μία έξοδο.

Μια απλή πύλη CL είναι γνωστή ως buffer και ο μετατροπέας ή όχι η πύλη.Η έξοδος buffer είναι πάντα η ίδια με την είσοδο, αλλά η έξοδος μετατροπέα δεν είναι πάντα η είσοδος.Άλλες πύλες που χρησιμοποιούνται στο CL περιλαμβάνουν την πύλη και την πύλη NAND και το NOR GATE.Η πύλη εξάγει ένα 1 μόνο αν και οι δύο εισόδους είναι 1. Η πύλη NAND και NOR GATE είναι, αντίστοιχα, μια πύλη και μια πύλη ή πύλη, το καθένα με έναν μετατροπέα στην έξοδο.με βάση τα προηγούμενα επίπεδα εξόδου και τα τρέχοντα επίπεδα εισόδου.Τα μάνδαλα είναι συνήθως κατασκευασμένα χρησιμοποιώντας δύο πύλες συνεργατών, οι οποίες είναι είτε δύο NAND είτε NOR πύλες.Οι πύλες αυτών των μανδάλων, ή τα σαγιονάρες, είναι κλειδωμένες σε μία από τις δύο καταστάσεις από τις εξόδους της πύλης που τροφοδοτούνται πίσω στην είσοδο της πύλης του εταίρου.Με την αλλαγή των επιπέδων στις ελεύθερες εισόδους των πύλων επιτυγχάνεται, επιτυγχάνεται αντιστροφή του λογικού επιπέδου.Η διαδοχική λογική ανάλυση περιλαμβάνει τόσο την παρατήρηση των αρχικών επιπέδων εξόδου όσο και την παρατήρηση της μεταβολής των επιπέδων εξόδου βάσει της μεταβολής των επιπέδων εισόδου.Οι μετρητές χρησιμοποιούν συνήθως μια ανίχνευση θετικού άκρου για κανονική μέτρηση.Για παράδειγμα, ένας μετρητής 8-bit χρησιμοποιεί μάνδαλα 8-bit.

Η διαδοχική λογική χρησιμοποιεί τα κλιμακωτά μάνδαλα για την παραγωγή ενός ασύγχρονου (ασύνδεσης) ψηφιακού μετρητή.Όταν είναι λίγο από το μάνδαλο με λιγότερο σημαντικό Bit (LSB) για το ρολόι το πιο σημαντικό BIT (MSB), είναι γνωστό ως μετρητής ASYNC.Στο Async, το μάνδαλο ρολογιών ο ένας τον άλλον σε ελαφρώς διαφορετικούς χρόνους, ενώ τα σύγχρονα (συγχρονισμένα λογικά ρολόγια, τα μανδαλώνονται ταυτόχρονα.Ο μετρητής ASYNC θα υποστεί μέγιστη συνολική καθυστέρηση κυματισμού ίση με μία καθυστέρηση Ripple που πολλαπλασιάζεται με τον αριθμό των δυαδικών ψηφίων στον πάγκο.Στη λογική συγχρονισμού, τα μάνδαλα των δυαδικών ψηφίων σε έναν ψηφιακό μετρητή χρονομετρούνται ταυτόχρονα, έτσι η συνολική καθυστέρηση κυματισμού είναι ίση με μία καθυστέρηση κυματισμού μανδάλωσης για οποιοδήποτε αριθμό δυαδικών ψηφίων στον πάγκο.