Skip to main content

Mi a szekvenciális logika?

A szekvenciális logika (SL) a digitális áramkör elméletében a szabályok és az áramkörök megvalósítása, amelyek a logikai állapotok jelenlegi és múltbeli eseményeire támaszkodnak, és az átmenetekre támaszkodnak a jelenlegi logikai állapotok meghatározására.Tudva a kombinációs logikát (CL), a szabályok halmazát és a tényleges logikai szintekre támaszkodó áramkörök végrehajtását feltárja a szekvenciális logika kulcsfontosságú pontjait.A bináris számítástechnika logikai szintje általában magas vagy alacsony.Pozitív logikában az 1 magas és 0 alacsony.A logikai áramkörök olyan kapukból állnak, amelyeknek lehet egy vagy több bemenete, és általában csak egy kimenetet tartalmazhat.A puffer kimenete mindig megegyezik a bemenetkel, de az inverter kimenete mindig nem a bemenet.A CL -ben használt egyéb kapuk közé tartozik a kapu, a NAND GATE és a NOR GATE.A és a kapu csak akkor ad ki 1 -et, ha mindkét bemenet 1. A NAND -GATE és a NOR GATE AN és GATE, illetve egy vagy kapu, mindegyiknek van egy inverter a kimeneten.a korábbi kimeneti szintek és az aktuális bemeneti szintek alapján.A reteszeket általában két partnerkapuval építik fel, amelyek két NAND vagy kapu.Ezeknek a reteszeknek vagy a flip-flopoknak a kapuját a kapu kimenetek által a két állapot egyikébe rögzítik, amelyeket visszaadnak a partnerkapu bemenetéhez.A kapuk ingyenes bemeneteinek szintjének megváltoztatásával a logikai szint megfordítása érhető el.A szekvenciális logikai elemzés magában foglalja mind a kezdeti kimeneti szintek megfigyelését, mind a kimeneti szintek változásának megfigyelését a bemeneti szintek változása alapján.A számlálók általában pozitív élérzékelést használnak a normál számoláshoz.Például egy 8 bites számláló 8 bites reteszeket használ.

A szekvenciális logika kaszkadált bitrétegeket használ aszinkron (aszinkron) digitális számláló előállításához.Ha egy kicsit a kevésbé szignifikáns bites (LSB) reteszből készítik a szignifikáns bit (MSB) órájára, akkor aszinknc számlálónak nevezik.Az Async -ben a reteszelések kissé eltérő időpontokban, míg a szinkron (Sync) logikát az összes retesz egyidejűleg óriási órákban.Az Async számláló maximális teljes fodrozódási késleltetést szenved egy reteszelő hullám késleltetésével, szorozva a pultban lévő bitek számával.A Sync Logic -ban a digitális pult bitrétegeit egyidejűleg órás órákba veszik, így a teljes hullám késleltetés egyenlő egy reteszelő hullám késleltetéssel a pulton lévő tetszőleges számú bit esetében.