Skip to main content

Ano ang sunud -sunod na lohika?

Ang sunud -sunod na lohika (SL) sa teorya ng digital circuit ay ang hanay ng mga patakaran at pagpapatupad ng mga circuit na umaasa sa kasalukuyan at nakaraang mga kaganapan ng mga estado ng lohika at mga paglilipat upang matukoy ang mga kasalukuyang estado ng lohika.Ang pag -alam tungkol sa kombinasyon ng lohika (CL), ang hanay ng mga patakaran at pagpapatupad ng mga circuit na umaasa sa aktwal na mga antas ng lohika, ay nagpapakita ng mga pangunahing punto sa sunud -sunod na lohika.Ang mga antas ng lohika para sa binary computing ay karaniwang tumutukoy sa mataas o mababa.Sa positibong lohika, ang 1 ay mataas at 0 ay mababa.Ang mga logic circuit ay binubuo ng mga pintuan na maaaring magkaroon ng isa o higit pang mga input at karaniwang isang output lamang.

Ang isang simpleng CL gate ay kilala bilang buffer at inverter o hindi gate.Ang output ng buffer ay palaging pareho sa input, ngunit ang output ng inverter ay palaging hindi ang input.Ang iba pang mga pintuan na ginamit sa CL ay kasama ang at gate, NAND GATE, at NOR GATE.Ang mga output ng gate ay isang 1 lamang kung ang parehong mga input ay 1. Ang NAND Gate at Nor Gate ay, ayon sa pagkakabanggit, isang at gate at isang o gate, ang bawat isa ay may isang inverter sa output.Batay sa mga nakaraang antas ng output at kasalukuyang mga antas ng pag -input.Ang mga latches ay karaniwang itinatayo gamit ang dalawang mga gate ng kasosyo, na alinman sa dalawang NAND o NOR GATES.Ang mga pintuan ng mga latch na ito, o flip-flops, ay naka-lock sa isa sa dalawang estado ng mga output ng gate na pinapakain pabalik sa input ng gate ng kasosyo.Sa pamamagitan ng pagbabago ng mga antas sa mga libreng input ng mga pintuan, nakamit ang isang baligtad ng antas ng lohika.Ang sunud -sunod na pagsusuri ng lohika ay nagsasangkot ng parehong pag -obserba ng mga paunang antas ng output at pag -obserba ng pagbabago sa mga antas ng output batay sa pagbabago sa mga antas ng pag -input.Ang mga counter ay karaniwang gumagamit ng isang positibong detektibo para sa normal na count-up.Halimbawa, ang isang 8-bit counter ay gumagamit ng 8-bit na mga latch.Kapag medyo mula sa hindi gaanong makabuluhang-bit (LSB) latch ay ginawa upang orasan ang mas makabuluhang bit (MSB), kilala ito bilang isang counter ng async.Sa async, ang mga latches ay orasan sa bawat isa sa bahagyang magkakaibang oras, habang ang magkasabay (pag -sync) na mga orasan ng logic lahat ng mga latch nang sabay -sabay.Ang counter ng async ay magdurusa ng isang maximum na kabuuang pagkaantala ng ripp na katumbas ng isang latch ripple pagkaantala na pinarami ng bilang ng mga piraso sa counter.Sa pag -sync ng lohika, ang bit latches sa isang digital counter ay na -clocked nang sabay -sabay, sa gayon ang kabuuang pagkaantala ng ripple ay katumbas ng isang pagkaantala ng latch ripple para sa anumang bilang ng mga piraso sa counter.